Başlık | VHDL Kullanarak FPGA ile Yüksek Kapasiteli Tam Çıkarıcı Devre Tasarımı |
Öğrenci | Hayır |
Yazar(lar) |
Yazar 1 Name: Kenan Baysal Org: Namık Kemal Üniversitesi Country: TR E-mail: kbaysal_AT_nku.edu.tr Yazar 2 Name: Deniz Taşkın Org: Trakya Üniversitesi Country: TR E-mail: deniztaskin_AT_trakya.edu.tr Yazar 3 Name: Eser Sert Org: Trakya Üniversitesi Country: TR E-mail: esersert_AT_trakya.edu.tr Yazar 4 Name: Nurşen Topçubaşı Org: Okan Üniversitesi Country: TR E-mail: nursen_AT_trakya.edu.tr |
Diğer Yazar(lar) | kenanbaysal59_AT_gmail.com |
Anahtar Kelimeler | FPGA, VHDL, Yüksek Kapasiteli Aritmetik Ünite, Tam Çıkarıcı |
Özet | FPGA?e ait donanım yapıları artan kapasiteleri sayesinde bilgisayar ve elektronik alanlarında, ihtiyaca göre uygun gömülü sistem uygulamalarında yaygın olarak kullanılmaya başlamıştır. Bilgisayar sistemlerinin artan işlem kapasitelerine cevap vermek için, işlemci tasarımları gerçekleştirilmektedir. Ancak yüksek kapasiteli paralel aritmetik işlemler için gerçekleştirilen tasarımlar, hız söz konusu olduğunda ihtiyaca cevap verememektedir. FPGA ile paralel aritmetik işlemler gerçekleştirmek için ihtiyaca özgü aritmetik üniteler donanım seviyesinde tasarlanabilir ve uygulanacak sistem üzerine kolaylıkla uygunlaştırılabilir. Bu çalışmada VHDL kullanılarak FPGA ile yüksek kapasiteli çıkarıcı devresi tasarlanmıştır. |
Başlıklar | Gömülü Sistemler |
Dosya |
![]() |